RISC
Reduced Instruction Set Computer
りすく
単純で固定長の命令セットを採用し、パイプライン処理による高速化を図るプロセッサアーキテクチャ。命令数を絞り1クロックで1命令を実行する設計思想。ARM、MIPS、RISC-Vが代表例。CISCと対比される。
コンピュータ構成要素 > プロセッサ
他の資格での定義
関連キーワードの用語
APCISC
豊富で複雑な命令セットを持ち、1命令で複数の処理を実行できるプロセッサアーキテクチャ。可変長命令でプログラムサイズを小さくできるが、パイプライン処理が複雑になる。x86アーキテクチャが代表例。
FECISC
多機能で複雑な命令セットを持つプロセッサアーキテクチャ。1命令で高度な処理が可能だが、命令の実行サイクル数が不均一。x86系プロセッサが代表的。RISCと対比される概念。
ESCISC
複雑で多機能な命令セットを持つプロセッサアーキテクチャ。1つの命令で複雑な処理を実行できるが、命令の実行に複数クロックサイクルを要する。x86アーキテクチャが代表例。RISCと対比される。
APCPU
コンピュータの中核をなす演算・制御装置。命令の取出し(フェッチ)、解読(デコード)、実行(エクスキュート)のサイクルを繰り返す。クロック周波数やコア数が性能の主要指標であり、レジスタやALU(算術論理演算装置)を内蔵する。
APGPU
大量の並列演算に特化したプロセッサ。元々は画像処理用だが、GPGPU(汎用GPU計算)として機械学習の訓練や科学技術計算にも利用される。数千のコアを持ち、行列演算などを大規模に並列処理できる。
AP命令パイプライン
命令の実行をフェッチ、デコード、実行、メモリアクセス、ライトバックなどのステージに分割し、複数の命令を重ね合わせて並行処理する高速化技術。ステージ数をnとすると理想的にはn倍の高速化が可能。パイプラインハザードへの対処が課題。