CISC
Complex Instruction Set Computer
しすく
複雑で多機能な命令セットを持つプロセッサアーキテクチャ。1つの命令で複雑な処理を実行できるが、命令の実行に複数クロックサイクルを要する。x86アーキテクチャが代表例。RISCと対比される。
ハードウェア > プロセッサアーキテクチャ
他の資格での定義
関連キーワードの用語
ESRISC
命令セットを単純化し、各命令を1クロックサイクルで実行できるようにしたプロセッサアーキテクチャ。パイプライン処理との親和性が高く、組込みプロセッサ(ARM等)で広く採用される。CISCと対比される概念。
FERISC
命令セットを単純化し、各命令の実行を高速化するプロセッサアーキテクチャ。固定長命令、パイプライン処理との親和性が高い。ARMプロセッサが代表的。CISCと対比される概念。
APRISC
単純で固定長の命令セットを採用し、パイプライン処理による高速化を図るプロセッサアーキテクチャ。命令数を絞り1クロックで1命令を実行する設計思想。ARM、MIPS、RISC-Vが代表例。CISCと対比される。
ESハードウェア・ソフトウェア分割
システム要件を分析し、ハードウェアで実現する機能とソフトウェアで実現する機能を振り分ける設計工程。性能要件、コスト、消費電力、開発期間、柔軟性などを考慮して最適な分割を決定する。コデザインの中核的な活動である。
ESコデザイン
ハードウェアとソフトウェアを統合的に設計する手法。両者の分割、協調シミュレーション、性能最適化を同時並行で進めることで、システム全体の最適化を図る。組込みシステム開発特有の設計アプローチである。
ESマイクロプロセッサ
CPU機能を1つの半導体チップに集積した集積回路。演算装置(ALU)、制御装置、レジスタで構成される。外部にメモリやI/Oを接続して使用する。組込みシステムではARMアーキテクチャが広く普及している。