RISC
Reduced Instruction Set Computer
りすく
命令セットを単純化し、各命令の実行を高速化するプロセッサアーキテクチャ。固定長命令、パイプライン処理との親和性が高い。ARMプロセッサが代表的。CISCと対比される概念。
コンピュータ構成要素 > プロセッサ
他の資格での定義
関連キーワードの用語
FECISC
多機能で複雑な命令セットを持つプロセッサアーキテクチャ。1命令で高度な処理が可能だが、命令の実行サイクル数が不均一。x86系プロセッサが代表的。RISCと対比される概念。
APCISC
豊富で複雑な命令セットを持ち、1命令で複数の処理を実行できるプロセッサアーキテクチャ。可変長命令でプログラムサイズを小さくできるが、パイプライン処理が複雑になる。x86アーキテクチャが代表例。
ESCISC
複雑で多機能な命令セットを持つプロセッサアーキテクチャ。1つの命令で複雑な処理を実行できるが、命令の実行に複数クロックサイクルを要する。x86アーキテクチャが代表例。RISCと対比される。
FECPU
コンピュータの中枢部品で、プログラムの命令を解読・実行する装置。制御装置と演算装置で構成される。クロック周波数やコア数が性能に影響する。中央処理装置とも呼ばれる。
FEGPU
画像処理に特化したプロセッサ。多数の演算コアを持ち並列処理に優れる。近年は機械学習やHPC(高性能計算)にも活用されている。画像描画の高速化のために開発された。
FEレジスタ
CPU内部にある高速な記憶素子。命令の実行に必要なデータや演算結果を一時的に保持する。アキュムレータ、プログラムカウンター、命令レジスタ、汎用レジスタなどの種類がある。