SIMD
Single Instruction, Multiple Data
えすあいえむでぃー
フリンの分類における1命令多データ方式。1つの命令で複数のデータを同時に処理する並列処理アーキテクチャ。画像処理や科学技術計算で効果的。GPUの基本的な処理方式。
コンピュータ構成要素 > プロセッサ
関連キーワードの用語
FESISD
フリンの分類における1命令1データ方式。1つの命令で1つのデータを処理する逐次処理型のアーキテクチャ。従来の単一プロセッサによる処理方式。
ESマルチコアプロセッサ
複数のCPUコアを1つのチップに搭載したプロセッサ。並列処理による性能向上が可能だが、組込みシステムではコア間の排他制御やリアルタイム性の保証が課題となる。AMP(非対称型)とSMP(対称型)の構成がある。
FECPU
コンピュータの中枢部品で、プログラムの命令を解読・実行する装置。制御装置と演算装置で構成される。クロック周波数やコア数が性能に影響する。中央処理装置とも呼ばれる。
FEGPU
画像処理に特化したプロセッサ。多数の演算コアを持ち並列処理に優れる。近年は機械学習やHPC(高性能計算)にも活用されている。画像描画の高速化のために開発された。
FERISC
命令セットを単純化し、各命令の実行を高速化するプロセッサアーキテクチャ。固定長命令、パイプライン処理との親和性が高い。ARMプロセッサが代表的。CISCと対比される概念。
FECISC
多機能で複雑な命令セットを持つプロセッサアーキテクチャ。1命令で高度な処理が可能だが、命令の実行サイクル数が不均一。x86系プロセッサが代表的。RISCと対比される概念。