FPGA
Field Programmable Gate Array
えふぴーじーえー
製造後にユーザが論理回路の構成をプログラム可能な半導体デバイス。ルックアップテーブル(LUT)とフリップフロップのアレイで構成される。ASICに比べて開発期間が短く、プロトタイプや少量生産に適する。HDL(Verilog/VHDL)で設計する。
ハードウェア > 電子回路と論理設計
他の資格での定義
関連キーワードの用語
ESHDL(ハードウェア記述言語)
デジタル回路の構造や動作をテキストで記述するための言語。Verilog HDLとVHDLが代表的。FPGAやASICの論理設計、シミュレーション、論理合成に使用される。RTL(レジスタ転送レベル)記述が一般的。
APカルノー図
論理関数を視覚的に簡略化するための図表。隣接するセルが1ビットだけ異なるように配置し、1の値をとるセルのグループ化により最簡形の論理式を導出する。4変数程度までの論理回路設計で有効。
AP加法標準形
論理関数を最小項(全変数のAND)の論理和(OR)で表現する標準形式。真理値表から直接導出でき、カルノー図による簡略化の出発点となる。積和形とも呼ばれ、AND-ORの2段回路で実現できる。